Sommaire: Cours réseaux informatiques l’architecture d’ATM
• Présentation
. Justifications
. Principes
• L’architecture d’ATM
• La sous-couche ATM
. La cellule
. Le brassage
. La connexion
• La couche Physique
• Architecture d’un commutateur
• Conclusion
Extrait du cours réseaux informatiques l’architecture d’ATM
1. Introduction
1.1. La cellule
L’unité élémentaire de transport des données dans ATM.
De taille fixe :
+ traitement parallèle dans les noeuds (« pipeline »).
+ facilité d’intégration dans le silicium.
– mauvaise adaptation} bourrage.
De petite taille :
+ réduction du temps de constitution de la charge utile.
+ réduction du délai de transmission (file d’attente des noeuds).
+ bon entrelacement des différents flux.
– mauvaise efficacité de transmission (« overhead »).
3. La couche Physique
3.1. Généralités
. ITU-T recommandation I.432
. Au point de référence TB(=SB).
. câble coaxial (de 100 à 200m) à 150Ω
ou fibre multimode (de 800 à 2000m) à 1300 nm.
. débit : 155 Mbit/s, 622 Mbit/s (45 Mbit/s et 2,5 Gbit/s !).
. format de transmission :
– basé sur un train de cellules,
– basé sur SDH.
3.2. Train continu de cellules
. Codage 8B/10B
. Modulation : 194,4 MHz
. Des suites de 27 cellules sont formées :
– la première cellule de chaque suite est une cellule PL-OAM
(Physical layer-operations and maintenance).
– le code de ces 4 premier octets est 00 00 00 09h.
Le débit utile est donc de :
– 155,52 x (26/27) x (48/53) = 135,83 Mbit/s (==STM-1)
3.3. Digital Hierarchies
Infrastructure mondiale de transport de données numériques.
2 types de hiérarchie :
-synchrone (allocation périodique : STM),
-asynchrone (plus souple).
PDH(Plesiochronous Digital Hierarchy) :
-E-1 = 2Mbit/s :
– 30+2 canaux à 64 Kbit/s,
– une trame de 32 octets toutes les 125µs.
-E-2= 8Mbit/s, E-3= 34Mbit/s, E-4= 140Mbit/s, E-5= 565Mbit/s.
-USA : DS-1 (multiple de 1,544 Kbit/s).
-l’infrastructure du téléphone numérique.
……..
Cours réseaux informatiques l’architecture d’ATM (167 KO) (Cours PDF)